Студопедия  
Главная страница | Контакты | Случайная страница

АвтомобилиАстрономияБиологияГеографияДом и садДругие языкиДругоеИнформатика
ИсторияКультураЛитератураЛогикаМатематикаМедицинаМеталлургияМеханика
ОбразованиеОхрана трудаПедагогикаПолитикаПравоПсихологияРелигияРиторика
СоциологияСпортСтроительствоТехнологияТуризмФизикаФилософияФинансы
ХимияЧерчениеЭкологияЭкономикаЭлектроника

Часть 2 - " Компьютерная схемотехника

Читайте также:
  1. I ВВОДНАЯ ЧАСТЬ
  2. I часть «Механика».
  3. I часть. РОССИЯ
  4. I. ВВОДНАЯ ЧАСТЬ
  5. I. Вводная часть
  6. I. ПАСПОРТНАЯ ЧАСТЬ
  7. I. Паспортная часть.
  8. I. Паспортная часть.
  9. I. Паспортная часть.
  10. I. Практическая часть.

8 семестр. 4 курс.

Лекцій 36 год.

Практика 24 год.

Лабораторні роботи 12 год.

 

 

Модуль 1. Організація КС та їх експлуатаційного обслуговування.

2.1.1. Розділ 1. Організація експлуатаційного обслуговування ПК.

Тема 1. Призначення дисципліни. Загальні поняття про організацію експлуатаційного обслуговування (ЕО) КС.[1-6].

Тема 2. Види та форми ЕО. [1-4]

2.1.2. Розділ 2. Організація сучасних КС

Тема 3. Класифікація ЕОМ та організація їх ЕО. [1-4]

Тема 4. Архітектура суперЕОМ та організація їх ЕО.[6,7]

Тема 5. Архітектура мейнфреймів та організація їх ЕО. [6,7]

Тема 6. Сучасні архітектури ПК-МПС.[1-7]

Тема 7. ЕСС-коди у МПС. Корегуючі коди у МПС. [1]

Тема 8. Види діагностики. Тестова та функціональна діагностики.[1-3]

 

2.2.Модуль 2. Організація тестової діагностики КС та мереж.

2.2.1. Розділ 3. Організація тестування вузлів ПК.

Тема 9. Програмні засоби тестування ПК.[1,6]

Тема 10. Тестування вузлів ПК. Алгоритми та проектування програм тестування вузлів ПК.[1-4,7]

2.2.2. Розділ 4. Організація тестування мереж.

Тема 11. Тестування мереж. Алгоритми та організація сучасних програм діагностики мереж.[6,8-12]

Тема 12. ЕО ПК та мереж. Контрольно – вимірювальні прилади. Перспективи розвитку ЕО ЕОМ, нанотехнології, експлуатаційні обладнання та програми.[1-6, 7-12]

Тема 1. Призначення дисципліни. Загальні поняття про організацію експлуатаційного обслуговування (ЕО) КС.

Тема 2. Види та форми ЕО.

Тема 3. Класифікація ЕОМ та організація їх ЕО.

Тема 4. Архітектура суперЕОМ та організація їх ЕО.

Тема 5. Архітектура мейнфреймів та організація їх ЕО.

Тема 6. Сучасні архітектури ПК-МПС.

Тема 7. ЕСС-коди у МПС. Корегуючі коди у МПС.

Тема 8. Види діагностики. Тестова та функціональна діагностики.

Тема 9. Програмні засоби тестування ПК.

Тема 9.1.Програма Everest. Отримання сумарної інформації про ПК. Отримання інформації про системну плату ПК.

Тема 9.2.Програма Everest.Тестування ПК: тестування монітору, діагностика диску, пам’яті.

Тема 10. Тестування вузлів ПК. Алгоритми та проектування програм тестування вузлів ПК.

Тема 10.1.Проектування алгоритму та програми у MS-DOS для тестування накопичувача на гнучких магнітних дисках. Засіб доступу до секторів лінійний, «метелик»,random. Метод перевірки працездатності сектору – верифікація, тобто використання функції номер 04Н з 13Н – переривання. Визначення часу доступу до сектору, циліндру, голівці.

Тема 10.2.Проектування алгоритму та програми у MS-DOS для тестування накопичувача на гнучких магнітних дисках. Засіб доступу до секторів лінійний, «метелик»,random. Методи перевірки працездатності сектору – засіб

запису та читання сектору з константами тестування, тобто використання функцій номер 02Н та 03Н з 13Н – переривання. Визначення часу запису та часу читання сектору.

 

Тема 10.3.Проектування алгоритму та програми у MS-DOS для тестування СОМ-порту у режимі передача – прийом

«сам собі» таблиці ASCII кодів. Виконувати на різних швидкостях, типах контролю без переривань, з контролем виставлених параметрів, та з визначенням часових вимірів (час передачі 1-го символа та 1-го біта).

Тема 10.3.Проектування алгоритму та програми у MS-DOS для тестування CMOS-RTC. Для тестування CMOS використати метод «контрольна сума». Для RTC - порівняння дати та часу RTC з датою та часом DOS.

Тема 10.4.Проектування алгоритму та програми у MS-DOS для тестування клавіатури. Використати метод порівняння ASCII та SCAN кодів натиснутої клавіши з еталонним масивом кодів. 09Н, 16Н-переривання.

Тема 11. Тестування мереж. Алгоритми та організація сучасних програм діагностики мереж.

Тема 11.1. Тестування мережі програмою PING з усіма параметрами.

Тема 12. ЕО ПК та мереж. Контрольно – вимірювальні прилади. Перспективи розвитку ЕО ЕОМ, нанотехнології, експлуатаційні обладнання та програми.

 

 

Вопросы для 2-го модульного контроля

1-й вопрос

1. Классификация элементов ЭВМ (типы и назначение). Функциональная и техническая полнота элементов ЭВМ.

2. Логические элементы (ЛЭ) ЭВМ: назначение, определение, функциональная полнота.

3. Основные функции и законы алгебры логики.

4. Базовые логические элементы и их условные графические обозначения (УГО) в соответствии со стандартом Украины и ANSI.

5. Позитивная и негативная логика. Когда и почему чаще всего применяется последняя?

6. Статические параметры и характеристики ЛЭ.

7. Амплитудно-переходная характеристика (АПХ) инвертирующего и неинвертирующего ЛЭ.

8. Какие статические параметры ЛЭ можно определить с помощью АПХ?

9. Динамические параметры ЛЭ.

10. Модели ЛЭ и их связь с динамическими параметрами

11. Стуктура и базовые каскады ЛЭ. Типы логических ступеней и цепей связи.

12. Классификация логических элементов в зависимости от типа используемых логических ступеней и схемотехники базовых каскадов.

13. Базовые каскады диодной логики.

14. Базовые каскады транзисторной логики: инвеpторы, повторители, переключатели тока.

15. Базовые схемы транзисторной логики: схемы с общей коллекторной и эмиттерной нагрузкой.

16. Логические элементы транзисторно-транзисторной логики (ТТЛ): особенности базовых каскадов, упрощенная схема базового элемента, основные характеристики и параметры).

17. Модификации базового ЛЭ ТТЛ. Расширение функциональных возможностей ЛЭ по входу. Как и за счет чего это осуществляется?

18. Расширение функциональных возможностей ЛЭ ТТЛ по выходу (монтажное «ИЛИ»). Как и за счет чего это осуществляется?

19. Модификации базового ЛЭ ТТЛ. Логические элементы с тремя состояниями выхода.

20. Объединение ЛЭ ТТЛ с тремя состояниями по выходу (монтажное «ИЛИ»). В каких случаях это нужно и что это дает?

21. Отличия логических элементов транзисторно-транзисторной логики с диодами Шоттки (ТТЛШ) от ТТЛ (особенности реализации логических ступеней и цепей связи). Основные характеристики и параметры.

22. Логические элементы эмиттерно-связанной логики (ЭСЛ).

23. Логические элементы на униполярных транзисторах (МОП) и их комплементарных парах (КМОП).

24. Сравнительные характеристики различных типов логических элементов.

25. Классификация элементов ЭВМ (типы и назначение). Функциональная и техническая полнота элементов ЭВМ.

26. Логические элементы (ЛЭ) ЭВМ: назначение, определение, функциональная полнота.

27. Основные функции и законы алгебры логики.

28. Базовые логические элементы и их условные графические обозначения (УГО) в соответствии со стандартом Украины и ANSI.

29. Позитивная и негативная логика. Когда и почему чаще всего применяется последняя?

30. Статические параметры и характеристики ЛЭ.

 

Дисциплина"Компьютерная електроника и схемотехника "

Часть 2 - " Компьютерная схемотехника "

Вопросы для 2-го модульного контроля

2-й вопрос

1. Определение и обобщенная схема триггера.

2. Классификация и краткая характеристика различных типов триггеров.

3. Способы синхронизации триггеров и их краткая характеристика

4. Особенности и варианты статической синхронизации триггеров. Достоинства и недостатки этого способа синхронизации.

5. Особенности и варианты динамической синхронизации триггеров. Достоинства этого способа синхронизации.

6. Асинхронные одноступенчатые RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

7. Синхронные одноступенчатые RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

8. Двухступенчатые синхронные RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

9. Синхронные RS-триггеры с динамически способом синхронизации: способы построения, динамические параметры, достоинства и недостатки.

10. Одноступенчатые синхронные D-триггеры. Особенности их схемотехнической реализации и функционирования.

11. Двухступенчатые синхронные D-триггеры. Особенности их схемотехнической реализации и функционирования.

12. DV-триггеры. Особенности их схемотехнической реализации и функционирования.

13. Одноступенчатые Т-триггеры. Особенности их схемотехнической реализации и функционирования. Недостатки таких триггеров.

14. Двухступенчатые Т-триггеры. Особенности их схемотехнической реализации и функционирования.

15. ТV-триггеры. Особенности их схемотехнической реализации и функционирования.

16. Одноступенчатые JK-триггеры. Особенности их схемотехнической реализации и функционирования. Недостатки таких триггеров.

17. Двухступенчатые JK-триггеры. Особенности их схемотехнической реализации и функционирования.

18. Построение различных типов (RS, D и T) триггеров на основе JK триггеров.

Вопросы для 2-го модульного контроля

2-й вопрос

1. Определение и обобщенная схема триггера.

2. Классификация и краткая характеристика различных типов триггеров.

3. Способы синхронизации триггеров и их краткая характеристика

4. Особенности и варианты статической синхронизации триггеров. Достоинства и недостатки этого способа синхронизации.

5. Особенности и варианты динамической синхронизации триггеров. Достоинства этого способа синхронизации.

6. Асинхронные одноступенчатые RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

7. Синхронные одноступенчатые RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

8. Двухступенчатые синхронные RS-триггеры: способы построения и синхронизации, динамические параметры, достоинства и недостатки.

9. Синхронные RS-триггеры с динамически способом синхронизации: способы построения, динамические параметры, достоинства и недостатки.

10. Одноступенчатые синхронные D-триггеры. Особенности их схемотехнической реализации и функционирования.

11. Двухступенчатые синхронные D-триггеры. Особенности их схемотехнической реализации и функционирования.

12. DV-триггеры. Особенности их схемотехнической реализации и функционирования.

13. Одноступенчатые Т-триггеры. Особенности их схемотехнической реализации и функционирования. Недостатки таких триггеров.

14. Двухступенчатые Т-триггеры. Особенности их схемотехнической реализации и функционирования.

15. ТV-триггеры. Особенности их схемотехнической реализации и функционирования.

16. Одноступенчатые JK-триггеры. Особенности их схемотехнической реализации и функционирования. Недостатки таких триггеров.

17. Двухступенчатые JK-триггеры. Особенности их схемотехнической реализации и функционирования.

18. Построение различных типов (RS, D и T) триггеров на основе JK триггеров.

Вопросы для 2-го модульного контроля

4й вопрос

1. Счетчики: определение и назначение, классификация и краткая характеристика различных типов счетчиков, основные параметры и характеристики.

2. Двоичные асинхронные суммирующие счетчики с последовательным переносом.

3. Двоичные асинхронные вычитающие счетчики с последовательным переносом.

4. Двоичные асинхронные реверсивные счетчики с последовательным переносом.

5. Способы повышения быстродействия счетчиков. Двоичные счетчики с параллельным переносом.

6. Синхронные двоичные счетчики: особенности схемотехнической реализации и функционирования.

7. Двоичные универсальные счетчики с возможностью записи параллельных кодов.

8. Счетчики с произвольным модулем счета: способы построения и их особенности.

9. Построение многоразрядных счетчиков различного типа на базе СИС-микросхем.

10. Счетчики: определение и назначение, классификация и краткая характеристика различных типов счетчиков, основные параметры и характеристики.

11. Двоичные асинхронные суммирующие счетчики с последовательным переносом.

12. Двоичные асинхронные вичитающие счетчики с последовательным переносом.

13. Двоичные асинхронные реверсивные счетчики с последовательным переносом.

14. Способы повышения быстродействия счетчиков. Двоичные счетчики с параллельным переносом.

15. Синхронные двоичные счетчики: особенности схемотехнической реализации и функционирования.

16. Двоичные универсальные счетчики с возможностью записи параллельных кодов.

17. Счетчики с произвольным модулем счета: способы построения и их особенности.

18. Построение многоразрядных счетчиков различного типа на базе СИС-микросхем.

 

 

Дисциплина"Компьютерная електроника и схемотехника "

Часть 2 - " Компьютерная схемотехника "

Вопросы для 2-го модульного контроля

5й вопрос

 

1. Мультиплексоры (MUX) и демультиплексоры (DMX): определение и назначение, пример их использования в системах передачи данных.

2. Мультиплексоры (MUX): основные понятия и характеристики, принципы построения и функционирования.

3. Построение MUX большой размерности на основе базовых микросхем: многоступенчатые структуры.

4. Построение MUX большой размерности на основе базовых микросхем: одноступенчатые структуры.

5. Демультиплексоры (DMX): основные понятия и характеристики, принципы построения и функционирования.

6. Построение DMX большой размерности на основе базовых микросхем (СИС).

7. Дешифраторы (DC): назначение, классификация и основные характеристики.

8. Основные принципы построения одноступенчатых и многоступенчатых DC. Неполные дешифраторы.

Вопросы для 2-го модульного контроля

3-й вопрос

  1. Регистры (RG): назначение, классификация и краткая характеристика различных типов RG.
  2. Параллельные регистры: классификация, обобщенная структурная схема, организация приема и выдачи информации, виды входов и выходов.
  3. Последовательные (сдвиговые) регистры (SRG): классификация, обобщенная структурная схема и краткая характеристика различных типов SRG.
  4. Последовательные (сдвиговые) регистры (SRG) со сдвигом вправо.
  5. Последовательные (сдвиговые) регистры (SRG) со сдвигом влево.
  6. Реверсивные сдвиговые регистры.
  7. Универсальные и многофункциональные сдвиговые регистры.
  8. Построение многоразрядных регистров на основе базовых малоразрядных микpосхем.
  9. Счетчики: определение и назначение, классификация и краткая характеристика различных типов счетчиков, основные параметры и характеристики.
  10. Двоичные асинхронные суммирующие счетчики с последовательным переносом.
  11. Двоичные асинхронные вычитающие счетчики с последовательным переносом.
  12. Двоичные асинхронные реверсивные счетчики с последовательным переносом.
  13. Способы повышения быстродействия счетчиков. Двоичные счетчики с параллельным переносом.
  14. Синхронные двоичные счетчики: особенности схемотехнической реализации и функционирования.
  15. Двоичные универсальные счетчики с возможностью записи параллельных кодов.
  16. Счетчики с произвольным модулем счета: способы построения и их особенности.
  17. Построение многоразрядных счетчиков различного типа на базе СИС-микросхем.

 

­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­­

 

Дисциплина"Компьютерная електроника и схемотехника "

Часть 2 - " Компьютерная схемотехника "

Вопросы для 2-го модульного контроля

3-й вопрос

  1. Регистры (RG): назначение, классификация и краткая характеристика различных типов RG.
  2. Параллельные регистры: классификация, обобщенная структурная схема, организация приема и выдачи информации, виды входов и выходов.
  3. Последовательные (сдвиговые) регистры (SRG): классификация, обобщенная структурная схема и краткая характеристика различных типов SRG.
  4. Последовательные (сдвиговые) регистры (SRG) со сдвигом вправо.
  5. Последовательные (сдвиговые) регистры (SRG) со сдвигом влево.
  6. Реверсивные сдвиговые регистры.
  7. Универсальные и многофункциональные сдвиговые регистры.
  8. Построение многоразрядных регистров на основе базовых малоразрядных микpосхем.
  9. Счетчики: определение и назначение, классификация и краткая характеристика различных типов счетчиков, основные параметры и характеристики.
  10. Двоичные асинхронные суммирующие счетчики с последовательным переносом.
  11. Двоичные асинхронные вычитающие счетчики с последовательным переносом.
  12. Двоичные асинхронные реверсивные счетчики с последовательным переносом.
  13. Способы повышения быстродействия счетчиков. Двоичные счетчики с параллельным переносом.
  14. Синхронные двоичные счетчики: особенности схемотехнической реализации и функционирования.
  15. Двоичные универсальные счетчики с возможностью записи параллельных кодов.
  16. Счетчики с произвольным модулем счета: способы построения и их особенности.
  17. Построение многоразрядных счетчиков различного типа на базе СИС-микросхем.

Вопросы для 2-го модульного контроля

6й вопрос

  1. Дешифраторы (DC): Назначение, классификация и основные характеристики. Основные принципы построения одноступенчатых DC.
  2. Дешифраторы (DC): Основные принципы построения многоступенчатых DC.
  3. Шифраторы (CD): Назначение, классификация, основные характеристики и принципы построения.
  4. Приоритетные шифраторы (PRCD): принципы построения и функционирования.
  5. Построение многоразрядных PRCD на основе базовых микросхем.
  6. Мультиплексоры (MUX): Основные понятия и характеристики. Принципы построения и функционирования.
  7. Построение MUX большой размерности на основе базовых микросхем. Одноступенчатые структуры.
  8. Построение MUX большой размерности на основе базовых микросхем. Многоступенчатые структуры
  9. Демультиплексоры (DMX): Основные понятия и характеристики. Принципы построения и функционирования
  10. Построение многоступенчатых DMX на основе базовых микросхем.
  11. Схемы сравнения кодов (COMP): Назначение. Основные принципы построения.
  12. Принципы построения многоразрядных схем сравнения на основе базовых микросхем.
  13. Сумматоры: Назначение и классификация. Одноразрядные сумматоры.
  14. Основные принципы построения многоразрядных сумматоров.
  15. Накапливающие сумматоры: Особенности реализации и функционирования.
  16. Построение многоразрядных сумматоров на основе базовых микросхем.
  17. Схемы контроля: Назначение. Основные принципы построения. Особенности pеализации базовых схем свертки по модулю 2 (М2).
  18. Построение многоразрядных схем контроля по модулю 2 на основе базовых микросхем.

 

Вопросы для 2-го модульного контроля

 

1. Счетчики с произвольным модулем счета: способы построения и их особенности.

2. Счетчики с произвольным модулем счета: счетчики с естественным порядком счета. Примеры построения таких счетчиков.

3. Счетчики с произвольным модулем счета: счетчики с неестественным порядком счета (программируемые). Примеры построения таких счетчиков.

4. Кольцевые счетчики на основе сдвиговых регистров.

5. Построение многоразрядных счетчиков различного типа на базе СИС-микросхем.

6. Дешифраторы (DC): Назначение, классификация и основные характеристики.

7. Основные принципы построения одноступенчатых и многоступенчатых DC. Неполные дешифраторы.

8. Построение многоразрядных дешифраторов на основе базовых малоразрядных микросхем (СИС).

9. Шифраторы (CD): Назначение, классификация, основные характеристики. Приоритетные шифраторы (PRCD): принципы построения и их особенности

10. Мультиплексоры (MUX): Основные понятия и характеристики. Построение MUX большой размерности на основе базовых микросхем.

11. Демультиплексоры (DMX): Основные понятия и характеристики. Построение DMX большой размерности на основе базовых микросхем (СИС).

12. Схемы сравнения кодов: Назначение. Основные принципы построения.

13. Принципы построения многоразрядных схем сравнения на базе многоразрядных микросхем (СИС).

14. Сумматоры: Назначение и классификация. Одноразрядные сумматоры.

15. Основные принципы построения многоразрядных последовательных и паралельных сумматоров.

16. Накапливающие сумматоры: Особенности реализации и функционирования.

17. Построение многоразрядных сумматоров на основе малоразрядных микросхем (СИС).

18. Схемы контроля: Назначение. Основные принципы построения. Особенности pеализации базовых схем свертки по модулю 2 (М2).

19. Построение многоразрядных схем контроля по модулю 2 на основе базовых микросхем (СИС).

 

 

Часть 2 - " Компьютерная схемотехника

Quot;Вопросы для 2-го модульного контроля

4-й вопрос

1. Мультиплексоры (MUX): Определение, назначение и примеры использования.

2. Мультиплексоры (MUX): Основные понятия и характеристики. Принципы построения и функционирования.

3. Построение MUX большой размерности на основе базовых микросхем. Многоступенчатые структуры

4. Построение MUX большой размерности на основе базовых микросхем. Одноступенчатые структуры.

5. Демультиплексоры (DMX): Основные понятия и характеристики. Принципы построения и функционирования

6. Построение многоступенчатых DMX на основе базовых микросхем.

7. Дешифраторы (DC): Назначение, классификация и общая характеристика различных типов DC.

8. Основные принципы построения одноступенчатых DC.

9. Построения многоступенчатых DC на основе базовых микросхем.

10. Шифраторы (CD): Назначение, классификация, основные характеристики и принципы построения.

11. Приоритетные шифраторы (PRCD): принципы построения и функционирования.

12. Сумматоры (SM): Назначение, классификация и общая характеристика различных типов SM.

13. Одноразрядные сумматоры.

14. Основные принципы построения многоразрядных последовательных сумматоров.

15. Основные принципы построения многоразрядных параллельных сумматоров

16. Накапливающие сумматоры: Особенности реализации и функционирования.

17. Схемы сравнения кодов (COMP): Назначение. Основные принципы построения.

18. Принципы построения многоразрядных схем сравнения на основе базовых микросхем.

19. Схемы контроля: Назначение. Основные принципы построения. Особенности pеализации базовых схем свертки по модулю 2 (М2).

20. Построение многоразрядных схем контроля по модулю 2 на основе базовых микросхем.

 

 




Дата добавления: 2014-12-18; просмотров: 111 | Поможем написать вашу работу | Нарушение авторских прав




lektsii.net - Лекции.Нет - 2014-2024 год. (0.022 сек.) Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав