Читайте также:
|
|
![]() ![]() |
Упрощенная структурная схема данного ОЗУ приведена на рис. 1б. Схема содержит матрицу запоминающих элементов. В данном ЗУ запоминающий элемент представляет собой RS-триггер, собранный на двух биполярных транзисторах. Триггеры объединены в ячейки по четыре и напоминают чем-то параллельный четырехразрядный регистр.
Следующим элементом схемы ОЗУ является дешифратор, входами которого являются адресные входы ЗУ. Номер ячейки в двоичном коде или ее адрес преобразуется в сигнал 1 на одном из выходов дешифратора. Эта единица подается на соответствующую ячейку и активизирует ее. При этом прямые выходы триггеров и установочные входы каждого разряда подключаются к выходам матрицы.
Информационные входы рассматриваемого ЗУ могут подключаться к входам усилителей записи или к выходам усилителей считывания. В соответствии с управляющим сигналом на входе /RD устройство управления при
= 0 осуществляет переключения усилителей для обеспечения выбранного режима работы.
При рассмотрении работы схемы ЗУ можно выделить следующие режимы работы: записи, хранения и считывания.
А) Режим записи. Для записи информации в выбранную ячейку памяти на адресные входы ЗУ А3 – А0 подается двоичная кодовая комбинация, соответствующая номеру (адресу) выбранной ячейки. В следующий момент времени на вход выбора кристалла и на вход выбора режима работы
/RD подается 0. Под воздействием этих сигналов управляющее устройство подключает к информационным входам усилители записи, выходы которых соединяются с установочными входами триггеров выбранной ячейки памяти. После этого на информационные входы ЗУ подается кодовая комбинация, которую следует записать в ячейку памяти. Триггеры ячейки памяти под воздействием этой кодовой комбинации изменяют свои состояния в соответствии со значениями разрядов записываемого слова. После этого снимается код адреса ячейки, а на управляющие входы
и
/RD подается 1.На этом процесс записи информации заканчивается.
Б) Режим хранения. Для хранения записанной информации следует обеспечить на входе сигнал 1. Как было отмечено выше, при этом информационные входы ЗУ отключаются от матрицы запоминающих устройств. При этом подача любых адресов и изменения сигналов на информационных входах не приведут к изменению записанной информации, так как триггеры сколь угодно долго могут сохранять свое состояние в отсутствии управляющих сигналов, но только при условии, что питание на них подается постоянно. Даже при кратковременном пропадании питания информация разрушается, поскольку после включении питающего напряжения триггеры принимают произвольные состояния.
В) Режим считывания. Для считывания информации, записанной в ЗУ, на адресные входы А3 – А0 подается двоичный адрес ячейки, из которой требуется считать информацию. В следующий момент времени подается 0 на вход и 1 – на вход
/RD. Под воздействием данных управляющих сигналов к прямым выходам триггеров выбранной ячейки подключаются входы усилителей считывания, которые соединяются с информационными выходами D3 – D0 и информация с выходов триггеров через усилители считывания появляется на выходах ЗУ. Очевидно, что при таком считывании информация не разрушается, а поэтому процесс считывания может осуществляться многократно. Время, в течении которого на информационных выходах ЗУ сохраняется считанная информация определяется временем сохранения на входах адресных и управляющих сигналов, при снятии которых входы отключаются – на них устанавливаются нулевые потенциалы.
Дата добавления: 2015-02-16; просмотров: 118 | Поможем написать вашу работу | Нарушение авторских прав |